高速數(shù)字信號VS射頻信號,到底哪個更難設(shè)計?
2023-04-12
芯片那么小,封裝基板走線損耗能大到哪去?
2023-04-07
鏈路上小段線的阻抗突變到底會不會影響信號質(zhì)量?
2023-03-21
性能逆天的這種電容,你見過嗎?
2022-12-12
封裝基板出廠100歐姆,測試85歐姆?
2022-12-07
PCB信號仿真之為什么DDR走線要同組同層?
2022-12-01
PCB設(shè)計仿真之探討源端串聯(lián)端接
2022-11-22
實例解析傳輸線損耗
2022-11-07
關(guān)于DDR4的繞等長,您想知道的這本書上都有
2022-09-24
幾個MIL的誤差就導致高速傳輸有誤碼啦!
2022-08-23
如果一點參考地都沒有,你猜猜還能不能控到阻抗呢?
2022-07-11
后續(xù)來了,沒有地參考到底行不行,一次給大家說明白!
2022-07-11
過孔STUB長,DDR信號“強”?
2022-05-09
你們遇到的最差的阻抗加工,有它差嗎?
2022-04-18
輻射超標,沒想到是機殼地的設(shè)計問題!
2022-03-28
不加回流過孔這事,以前都不敢想!
2022-03-21
如果有一種設(shè)計不增加成本又能改善信號質(zhì)量
2021-11-08
DDR4信號參考電源層,阻抗會有影響嗎?
2021-11-01
高速串行
串擾
仿真
電源
拓撲
阻抗
微帶線
通流
DDR4
單DIE
雙DIE
顆粒
PCB
PCBA
示波器
T拓撲
Flash
NAND
eMMC
PCB設(shè)計
變量
加工
匹配
過孔
DFM
設(shè)計
鉆咀
-網(wǎng)絡分析儀
包地
分割
S參數(shù)
參考平面
油墨塞孔
spec
串行
基頻
轉(zhuǎn)移阻抗
等長
補償
模態(tài)
繞線
成品孔徑
電平
DDR
PDN
疊層
PCB生產(chǎn)
制板與疊層
生產(chǎn)與高速
回路電感
傳輸線
反射
EMC
進階串擾
高速
測試
壓降
紋波
電容
諧振
雙向
串阻
PCIE
光模塊
插損
回損
協(xié)議
實驗室
眼圖
夾具
速率
端接
損耗
PCB加工
加工與疊層
ibis模型
如煙情懷系列
基礎(chǔ)理論與學習筆記